邮箱办公系统

信号采集和回放模块

您现在的位置是:首页-解决方案-信号采集和回放模块

32通道高速信号采集板R9-ADC-32CH50

发布者: 发布时间:2012-03-01  点击:21

 
32通道高速信号采集板
R9-ADC-32CH50
 
产品简介
    R9-ADC-32CH50板是一款6U CPCI标准32通道高速信号采集板卡,可用于同步多通道信号采集、存储、处理、传输。采样率10MSPS~50MSPS/65MSPS,模拟输入带宽2M~325MHz。板上有两片Xilinx的Virtex-4系列FPGA,可提供各种数据预处理功能,包括数字下变频、抽取、滤波、FFT等。板上有一片TI公司的DSP C6455,可提供强大的数字信号处理功能,其外挂的512MB DDR2可用于大量数据的缓存。板卡具有丰富传输和通信接口,前面板接口包括32个模拟信号输入通道、1个时钟输入通道和1个触发输入通道,底板接口包括定义在J1 上的PCI接口、定义在J3上SRIO(Serial RapidIO)接口、定义在J4/J5上的160 bits单端或80 bits差分高速自定义接口。该板卡可通过多板同步采样,扩展到更多采样通道。
    该板卡主要应用于雷达、电子对抗、软件无线电、数据采集等领域。
 
 
主要指标
通道数:32通道,同步采样;
采样率:10MSPS~50MSPS或65MSPS;
模拟带宽:2M~325MHz;
分辨率:12bit/14bit;
有效位数(12bit ADC芯片):
   10.5 bit @ 10MHz,50MSPS;
   ※ 9.2 bit @ 37.5MHz,50MSPS;
无杂散动态范围:>72dBc @ fin=37.5MHz, 50MSPS;
通道一致性:当fin<37.5MHz时,相位误差<3.3°,幅度误差<0.2dB;
缓存容量: 128MB DDR2;
处理能力:2 × Viritex4×XC4SX55;1 × TMS320C6455 @ 1GHz;
传输能力:
   ※ J3板间SRIO:4路4×1.25Gbps,全双工;
    J4自定义IO :40 bits差分@800Mbps,或80 bits单端@100Mbps;
    J5自定义IO :40 bits差分@800Mbps,或80 bits单端@100Mbps;
    J1:32bit,33/66MHz PCI;
采样时钟:内时钟 或 外时钟;
触发方式:外触发(3.3V) 或 内触发;
工作温度范围:商业级 0~50℃;工业级 -40~60℃;
典型功耗:19W。

[返回]  [关闭]

传奇超级变态私服